国产精品久久久久影院,成人午夜福利视频,国产精品久久久久高潮,国产精品 欧美 亚洲 制服,国产精品白浆无码流出

降低FPGA設(shè)計(jì)的功耗是一種協(xié)調(diào)和平衡藝術(shù)

發(fā)布者:buzzedy最新更新時(shí)間:2006-09-06 來(lái)源: Altera關(guān)鍵字:FPGA  低功耗 手機(jī)看文章 掃描二維碼
隨時(shí)隨地手機(jī)看文章

      目前許多終端市場(chǎng)對(duì)可編程邏輯器件設(shè)計(jì)的低功耗要求越來(lái)越苛刻。工程師們?cè)谠O(shè)計(jì)如路由器、交換機(jī)、基站及存儲(chǔ)服務(wù)器等通信產(chǎn)品時(shí),需要密度更大、性能更好的FPGA,但滿足功耗要求已成為非常緊迫的任務(wù)。而在消費(fèi)電子領(lǐng)域,OEM希望采用FPGA的設(shè)計(jì)能夠?qū)崿F(xiàn)與ASIC相匹敵的低功耗。

      盡管基于90nm工藝的FPGA的功耗已低于先前的130nm產(chǎn)品,但它仍然是整個(gè)系統(tǒng)功耗的主要載體。此外,如今的終端產(chǎn)品設(shè)計(jì)大多要求在緊湊的空間內(nèi)完成,沒(méi)有更多的空間留給氣流和大的散熱器,因此熱管理、功率管理繼續(xù)成為FPGA設(shè)計(jì)的一個(gè)重要課題。

      采用FPGA進(jìn)行低功耗設(shè)計(jì)并不是一件容易的事,盡管有許多方法可以降低功耗。FPGA的類(lèi)型、IP核、系統(tǒng)設(shè)計(jì)、軟件算法、功耗分析工具及個(gè)人設(shè)計(jì)方法都會(huì)對(duì)產(chǎn)品功耗產(chǎn)生影響。值得注意的是,如果使用不當(dāng),有些方法反而會(huì)增加功耗,因此必須根據(jù)實(shí)際情況選擇適當(dāng)?shù)脑O(shè)計(jì)方法。

      FPGA的功耗高度依賴于用戶的設(shè)計(jì),沒(méi)有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,如同其它多數(shù)事物一樣,降低功耗的設(shè)計(jì)就是一種協(xié)調(diào)和平衡藝術(shù),在進(jìn)行低功耗器件的設(shè)計(jì)時(shí),人們必須仔細(xì)權(quán)衡性能、易用性、成本、密度以及功率等諸多指標(biāo)。

FPGA設(shè)計(jì)的總功耗包括靜態(tài)功耗和動(dòng)態(tài)功耗兩個(gè)部分。其中,靜態(tài)功耗是指邏輯門(mén)沒(méi)有開(kāi)關(guān)活動(dòng)時(shí)的功率消耗,主要由泄漏電流造成的,隨溫度和工藝的不同而不同。靜態(tài)功耗主要取決于所選的FPGA產(chǎn)品。

動(dòng)態(tài)功耗是指邏輯門(mén)開(kāi)關(guān)活動(dòng)時(shí)的功率消耗,在這段時(shí)間內(nèi),電路的輸入輸出電容完成充電和放電,形成瞬間的軌到地的直通通路。與靜態(tài)功耗相比,通常有許多方法可降低動(dòng)態(tài)功耗。

系統(tǒng)結(jié)構(gòu)、IP和I/O

      采用正確的結(jié)構(gòu)對(duì)于設(shè)計(jì)是非常重要的,最新的FPGA是90nm的1.2 V器件,與先前產(chǎn)品相比可降低靜態(tài)和動(dòng)態(tài)功耗,且FPGA制造商采用不同的設(shè)計(jì)技術(shù)進(jìn)一步降低了功耗,平衡了成本和性能。這些90nm器件都改變了門(mén)和擴(kuò)散長(zhǎng)度,優(yōu)化了所需晶體管的開(kāi)關(guān)速率,采用低K值電介質(zhì)工藝,不僅提高了性能還降低了寄生電容。結(jié)構(gòu)的改變,如增強(qiáng)的邏輯單元內(nèi)部互連,可實(shí)現(xiàn)更強(qiáng)大的功能,而無(wú)需更多的功耗。Stratix II更大的改變是采用了六輸入查找表(LUT)架構(gòu),能夠通過(guò)更有效的資源利用,實(shí)現(xiàn)更快速、低功耗的設(shè)計(jì)。

      除常規(guī)的可重配置邏輯外,F(xiàn)PGA正不斷集成更多的專用電路。最先進(jìn)的PLD就集成了專門(mén)的乘法器、DSP模塊、可變?nèi)萘縍AM模塊以及閃存等,這些專用電路為FPGA提供了更加高效的功能??傮w上看,采用這些模塊節(jié)約了常規(guī)邏輯資源并增加了系統(tǒng)執(zhí)行的速度,同時(shí)可以減少系統(tǒng)功耗。因此更高的邏輯效率也意味著能夠?qū)崿F(xiàn)更小的器件設(shè)計(jì),并進(jìn)一步降低靜態(tài)功耗和系統(tǒng)成本。

      不同供應(yīng)商所提供的IP內(nèi)核對(duì)于低功耗所起的作用各有側(cè)重。選擇正確的內(nèi)核對(duì)高效設(shè)計(jì)至關(guān)重要,有的產(chǎn)品將注意力集中在空間、性能和功耗的平衡上。某些供應(yīng)商提供的IP內(nèi)核具有多種配置(如Altera的Nios II嵌入式處理器內(nèi)核采用快速、標(biāo)準(zhǔn)和經(jīng)濟(jì)等三種版本),用戶可根據(jù)自己的設(shè)計(jì)進(jìn)行選擇。例如,如果一個(gè)處理器在同一個(gè)存儲(chǔ)分區(qū)中進(jìn)行多個(gè)不同調(diào)用,則采用帶板載緩存的Nios II/f就比從片外存儲(chǔ)器訪問(wèn)數(shù)據(jù)的解決方案節(jié)約更多功耗。

      如果用戶能夠從多種I/O標(biāo)準(zhǔn)中進(jìn)行選擇,則低壓和無(wú)端接(non-terminated)標(biāo)準(zhǔn)通常利于降低功耗,任何電壓的降低都會(huì)對(duì)功耗產(chǎn)生平方的效果。靜態(tài)功耗對(duì)于接口標(biāo)準(zhǔn)特別重要,當(dāng)I/O緩沖器驅(qū)動(dòng)一個(gè)高電平信號(hào)時(shí),該I/O為外部端接電阻提供電壓源;而當(dāng)其驅(qū)動(dòng)低電平信號(hào)時(shí),芯片所消耗的功率則來(lái)自外部電壓。差分I/O標(biāo)準(zhǔn)(如典型值為350 mV的低開(kāi)關(guān)電壓LVDS)可提供更低的功耗、更佳的噪聲邊緣、更小的電磁干擾以及更佳的整體性能。

軟件

      利用FPGA的結(jié)構(gòu)來(lái)降低功耗還有賴于所使用的軟件工具。用戶可以從眾多綜合工具經(jīng)銷(xiāo)商那里進(jìn)行選擇,那些能夠使用專用模塊電路并智能地設(shè)計(jì)邏輯功能的綜合工具,將有助于用戶降低動(dòng)態(tài)功耗。此外,根據(jù)自己的設(shè)計(jì),用戶可以嘗試以面積驅(qū)動(dòng)來(lái)替代時(shí)序驅(qū)動(dòng)的綜合,以降低邏輯電平。不同綜合工具的選項(xiàng)有所差別,因此應(yīng)當(dāng)了解哪個(gè)“開(kāi)關(guān)”或“按鈕”是必需的。同樣重要的還有布局與布線工具,一旦用戶選擇了某種特殊的FPGA,他就必須采用該供應(yīng)商的布局布線工具。由于互連會(huì)潛在地增加功耗,因而仔細(xì)進(jìn)行布局規(guī)劃和設(shè)計(jì)尤為重要。即便設(shè)計(jì)不需要很快完成,設(shè)計(jì)者也希望盡可能地加快進(jìn)度。諸如Altera LogicLock之類(lèi)的工具所增加的設(shè)計(jì)功能可使用戶在器件定制區(qū)域內(nèi)進(jìn)行邏輯分組布局,因而一旦用戶找到一種高效布局,就能很快改編為他用。

設(shè)計(jì)方法

      為使設(shè)計(jì)消耗最小的動(dòng)態(tài)功耗,可采用優(yōu)化的算法來(lái)降低多余和無(wú)意義的開(kāi)關(guān)活動(dòng),例如具有許多不同狀態(tài)的狀態(tài)機(jī)。一個(gè)二進(jìn)制編碼的狀態(tài)機(jī)將通過(guò)觸發(fā)器產(chǎn)生多個(gè)比特并形成組合邏輯,采用格雷碼或One-hot編碼可降低從一個(gè)狀態(tài)到另一個(gè)狀態(tài)的開(kāi)關(guān)次數(shù)。同時(shí)工程師在實(shí)現(xiàn)降低功耗的目標(biāo)時(shí),需要平衡格雷碼所需的額外組合邏輯,或One-hot編碼所需的附加觸發(fā)器。

      數(shù)據(jù)保護(hù)和操作數(shù)隔離是另一種降低功耗的技術(shù)。在這種技術(shù)中只要沒(méi)有輸出,數(shù)據(jù)路徑算子的輸入都會(huì)保持穩(wěn)定。輸入的開(kāi)關(guān)行為會(huì)波及其它電路,因此即使在忽略輸出的情況下也能消耗功率,例如某個(gè)集成了基本算術(shù)邏輯單元(ALU)的設(shè)計(jì)。通過(guò)保持輸入的穩(wěn)定性(停止開(kāi)關(guān)),開(kāi)關(guān)動(dòng)作的數(shù)量就能得到減少。這種方法為每個(gè)模塊的輸入端提供了保護(hù)邏輯(觸發(fā)器和/或門(mén)電路),減少了開(kāi)關(guān)動(dòng)作,從而降低了系統(tǒng)整體的功耗。

      在時(shí)鐘網(wǎng)絡(luò)上減少開(kāi)關(guān)動(dòng)作也可大幅降低功耗。多數(shù)可提供獨(dú)立全局時(shí)鐘的FPGA是分割為幾部分的,若一個(gè)設(shè)計(jì)間歇地采用部分邏輯,就可關(guān)掉其時(shí)鐘以節(jié)省功耗。最新FPGA中的PLL可禁止時(shí)鐘網(wǎng)絡(luò)并支持時(shí)鐘轉(zhuǎn)換,因此既可關(guān)掉時(shí)鐘也可轉(zhuǎn)換為更低頻率的時(shí)鐘。更小的邏輯部分能夠潛在地使用本地/局域時(shí)鐘來(lái)替代全局時(shí)鐘,因此不必使用不相稱的大型時(shí)鐘網(wǎng)絡(luò)。

      對(duì)易受干擾的設(shè)計(jì)而言,減少意外的邏輯干擾可大幅降低動(dòng)態(tài)功耗。意外干擾是在組合邏輯輸出時(shí)產(chǎn)生的暫時(shí)性邏輯轉(zhuǎn)換。減少這種效應(yīng)的一個(gè)方法是重新考慮時(shí)序設(shè)計(jì),以平衡時(shí)序關(guān)鍵路徑和非關(guān)鍵路徑間的延遲。用戶可在軟件工具的幫助下應(yīng)用這種方法,例如某軟件可通過(guò)組合邏輯移動(dòng)寄存器的位置,以實(shí)現(xiàn)平衡時(shí)序。另外一種方法是引入流水線結(jié)構(gòu),以減少組合邏輯深度,流水線還有助于增加速度。第二種方法對(duì)無(wú)意外干擾設(shè)計(jì)的效果不明顯,相反還可能增加功耗。

功率分析工具

      方便快捷的精確功率估算工具,不僅有助于設(shè)計(jì)工程師對(duì)功率進(jìn)行定量評(píng)估,同時(shí)也有助于加快產(chǎn)品設(shè)計(jì)進(jìn)度。如果在初期功率評(píng)估工具和數(shù)據(jù)表中沒(méi)有實(shí)際數(shù)據(jù),設(shè)計(jì)工程師就不能在設(shè)計(jì)階段走得更遠(yuǎn)。獲取初期評(píng)估數(shù)據(jù)工具,可使設(shè)計(jì)人員在設(shè)計(jì)開(kāi)始之前就進(jìn)行功率估算。此外作為設(shè)計(jì)規(guī)劃,工程師可將布局和布線設(shè)計(jì)加載到更精確的功率評(píng)估持續(xù)當(dāng)中,從而得到一個(gè)更精準(zhǔn)的功耗描述。最好的評(píng)估工具可使仿真文件無(wú)縫集成到電源工具中,因而能夠獲得開(kāi)關(guān)功率的精確描述;若不能進(jìn)行仿真,則該工具也能自動(dòng)給出FPGA設(shè)計(jì)的評(píng)估參數(shù)。

關(guān)鍵字:FPGA  低功耗 引用地址:降低FPGA設(shè)計(jì)的功耗是一種協(xié)調(diào)和平衡藝術(shù)

上一篇:EDMA在實(shí)時(shí)圖像處理系統(tǒng)中的應(yīng)用
下一篇:基于DSP的變壓器直流電阻的“消磁動(dòng)態(tài)”法測(cè)試

推薦閱讀最新更新時(shí)間:2025-03-22 18:21

針對(duì)GPON突發(fā)模式接收器的低功耗FPGA方案
  帶服務(wù)能夠支持三重應(yīng)用(即支持語(yǔ)音、視頻和數(shù)據(jù))至第一英里的客戶,例如持續(xù)發(fā)展的小商業(yè)和住宅。FTTx中的主角是GPON(吉比特?zé)o源光網(wǎng)絡(luò),Gigabit Passive Optical Network),它提供較高的帶寬替代DSL和電纜的基于光纖的網(wǎng)絡(luò)。FTTx為家庭的第一英里應(yīng)用,諸如光纖到戶(FTTH),光纖到樓(FTTB),光纖到路邊(FTTC)等。隨著下行數(shù)據(jù)速率高達(dá)2.5Gbps,以及改進(jìn)現(xiàn)存的電信設(shè)施的需求,針對(duì)這些第一英里的應(yīng)用,GPON網(wǎng)絡(luò)是受歡迎的選擇。由于有效地增加了帶寬,預(yù)計(jì)GPON會(huì)超過(guò)EPON(以太無(wú)源光網(wǎng)絡(luò),Ethernet Passive Optical Network),因此會(huì)選擇GPON作為
[嵌入式]
針對(duì)GPON突發(fā)模式接收器的<font color='red'>低功耗</font><font color='red'>FPGA</font>方案
QuickLogic最新FPGA低功耗,可削減系統(tǒng)設(shè)計(jì)開(kāi)銷(xiāo)
QuickLogic公司日前發(fā)布最新的FPGA產(chǎn)品——PolarPro系列。PolarPro器件具有費(fèi)效比高、功耗超低等優(yōu)點(diǎn),并提供小型化封裝,支持便攜應(yīng)用所必須的節(jié)能策略,同時(shí)保持了傳統(tǒng)FPGA器件靈活配置和開(kāi)發(fā)迅速的優(yōu)勢(shì)。 PolarPro系列獨(dú)有的嵌入式電路同時(shí)滿足了降低功耗與削減系統(tǒng)設(shè)計(jì)開(kāi)銷(xiāo)的需求。通過(guò)集成FPGA邏輯與嵌入式電路,PolarPro器件的電路實(shí)現(xiàn)了高速總線對(duì)總線接口、雙端口SRAM模塊以及共位異步FIFO控制器、高費(fèi)效比DDR存貯器擴(kuò)展以及時(shí)鐘管理單元。PolarPro器件的所有電路均能用新的超低功耗模式(VLP)進(jìn)行優(yōu)化,以實(shí)現(xiàn)低功耗應(yīng)用。 全新的PolarPro系列增加了VLP深度即時(shí)休眠的待機(jī)模式
[新品]
STM32低功耗模式下GPIO如何配置最節(jié)能?
STM32低功耗模式下GPIO如何配置最節(jié)能,這里總結(jié)了一下四點(diǎn),親測(cè)有效(基于STM32L011芯片 LL庫(kù)),可降低幾百微安。 1、將未使用的GPIO 配置為模擬輸入模式 GPIO始終有一個(gè)輸入通道,可以是數(shù)字或模擬通道,如果不需要讀取GPIO數(shù)據(jù),則優(yōu)先配置為模擬輸入。 對(duì) I/O 端口進(jìn)行編程作為模擬配置時(shí): 輸出緩沖器被關(guān)閉 施密特觸發(fā)器輸入被禁用,因此I/O引腳的每個(gè)模擬值零消耗。施密特觸發(fā)器的輸出被強(qiáng)制為恒定值(0)。 上拉和下拉電阻被硬件關(guān)閉 將不常用的GPIO配置為模擬輸出,例程如下所示(LL庫(kù)): GPIO_InitStruct.Mode = LL_GPIO_MODE_ANALOG; 2、調(diào)節(jié)GPIO
[單片機(jī)]
意法半導(dǎo)體推出STM32U3微控制器,面向遠(yuǎn)程、智能和可持續(xù)應(yīng)用,拓展超低功耗系列創(chuàng)新
新MCU利用尖端的近閾值芯片設(shè)計(jì),創(chuàng)下性能功率比新記錄 密鑰保護(hù)和廠內(nèi)證書(shū)安裝,加強(qiáng)網(wǎng)絡(luò)安全 典型應(yīng)用:電水燃?xì)獗?、醫(yī)療保健設(shè)備和工業(yè)傳感器 2025年3月12日,中國(guó)—— 服務(wù)多重電子應(yīng)用領(lǐng)域、全球排名前列的半導(dǎo)體公司意法半導(dǎo)體 (STMicroelectronics,簡(jiǎn)稱ST;) 推出了STM32U3新系列微控制器 (MCU),設(shè)計(jì)采用先進(jìn)的節(jié)能創(chuàng)新技術(shù),降低智能互聯(lián)技術(shù)的部署難度,尤其是在偏遠(yuǎn)地區(qū)的部署。 新系列MCU目標(biāo)應(yīng)用鎖定物聯(lián)網(wǎng)設(shè)備。通常情況下,物聯(lián)網(wǎng)設(shè)備必須保持長(zhǎng)時(shí)間運(yùn)行,免維護(hù),依靠紐扣電池、環(huán)境太陽(yáng)能電池或熱電源的有限電能維持運(yùn)行。典型應(yīng)用是工作功耗極低的產(chǎn)品設(shè)備,包括電水燃?xì)獗?、血糖儀、胰
[單片機(jī)]
意法半導(dǎo)體推出STM32U3微控制器,面向遠(yuǎn)程、智能和可持續(xù)應(yīng)用,拓展超<font color='red'>低功耗</font>系列創(chuàng)新
GD32 MCU進(jìn)入低功耗模式導(dǎo)致無(wú)法再進(jìn)行程序下載怎么辦?
很多朋友在調(diào)試GD32 MCU的低功耗模式時(shí)會(huì)遇到一個(gè)問(wèn)題:程序中讓MCU進(jìn)入了Sleep、Deepsleep或者Standby模式,之后MCU就無(wú)法再下載程序了。這是因?yàn)樵诘凸哪J较?,MCU的SW口和JTAG口是無(wú)法訪問(wèn)的。比如下面的程序就會(huì)導(dǎo)致該問(wèn)題發(fā)生: 該main函數(shù)中第一步是打開(kāi)PMU時(shí)鐘,然后馬上讓MCU進(jìn)入Deepsleep模式,當(dāng)你想要再次下載程序時(shí),IDE會(huì)有如下錯(cuò)誤提示(不同IDE報(bào)錯(cuò)不同): 遇到這種情況怎么辦呢?難道只能重新?lián)Q一顆芯片了?不不不,其實(shí)有方法解決這個(gè)問(wèn)題的。 方法一: GD32 MCU的啟動(dòng)模式根據(jù)芯片上的BOOT0和BOOT1腳是可以選擇三種模式: 一般情況下,BOOT0需
[單片機(jī)]
GD32 MCU進(jìn)入<font color='red'>低功耗</font>模式導(dǎo)致無(wú)法再進(jìn)行程序下載怎么辦?
基于Intel Atom Z5XXP系列低功耗車(chē)載娛樂(lè)系統(tǒng)解決方案
方案描述: 本方案采用 Intel Atom 系列 Z5XXP +US15W芯片組方案,通過(guò)PCIE、LPC總線連接X(jué)linx FPGA,與汽車(chē)電子系統(tǒng)連接,配合顯示模塊和音頻模塊,可完成高性能低功耗的X86結(jié)構(gòu)的 車(chē)載娛樂(lè) 系統(tǒng). 車(chē)載信息娛樂(lè)解決方案中采用英特爾? 凌動(dòng)? 處理器以允許汽車(chē)開(kāi)發(fā)人員創(chuàng)建單一通用的硬件和軟件平臺(tái),以: ? 降低開(kāi)發(fā)成本 ? 簡(jiǎn)化設(shè)計(jì)復(fù)雜性 ? 加快上市時(shí)間 ? 在軟件中實(shí)現(xiàn)更多的選項(xiàng)和創(chuàng)新 ? 簡(jiǎn)化產(chǎn)品更新 運(yùn)用英特爾強(qiáng)大的可互操作開(kāi)發(fā)環(huán)境和寬廣的第三方生態(tài)系統(tǒng)(英特爾? 嵌入式聯(lián)盟)獲得幫助,以構(gòu)建您的 IVI 解決方案 方案設(shè)計(jì)圖: 方案關(guān)鍵器件表:
[汽車(chē)電子]
基于Intel Atom Z5XXP系列<font color='red'>低功耗</font>車(chē)載娛樂(lè)系統(tǒng)解決方案
e-peas在CES上展示最新低功耗MCU及人數(shù)統(tǒng)計(jì)應(yīng)用
e-peas展出的能源自主監(jiān)控系統(tǒng)支持能量手機(jī)以滿足其電力需求,可用于人數(shù)統(tǒng)計(jì)和面部識(shí)別(訪問(wèn)存儲(chǔ)的數(shù)據(jù)以確認(rèn)個(gè)人身份)等應(yīng)用。 e-peas 演示的核心將是改變游戲規(guī)則的 EDMS105N MCU。 EDMS105N MCU是一款功耗優(yōu)化的 32 位產(chǎn)品,可以提供 24MHz 的運(yùn)行頻率。它依賴于 ARM Cortex-M0 處理內(nèi)核,從而利用工程師已經(jīng)熟悉的平臺(tái)和相關(guān)工具。 這是市面上功耗最低的 Cortex-M0 MCU,在工作模式下僅消耗 18μA/MHz。它有一系列不同的睡眠狀態(tài),其中最低的情況下,僅消耗340nA功耗(RTC和 8kB SRAM 保留)。 MCU 中嵌入了多種不同的接口(UART、I2
[單片機(jī)]
e-peas在CES上展示最新<font color='red'>低功耗</font>MCU及人數(shù)統(tǒng)計(jì)應(yīng)用
用于地震學(xué)和能源勘探應(yīng)用的低噪聲、低功耗DAQ解決方案
精密數(shù)據(jù)采集(DAQ)系統(tǒng)在工業(yè)應(yīng)用中深受歡迎。一些DAQ應(yīng)用中需要低功耗和超低噪聲。一個(gè)例子是地震傳感器相關(guān)應(yīng)用,從地震數(shù)據(jù)中可以提取大量信息,這些信息可用于廣泛的應(yīng)用,例如結(jié)構(gòu)健康監(jiān)測(cè)、地球物理研究、石油勘探甚至工業(yè)和家庭安全1。 DAQ信號(hào)鏈要求 地震檢波器是將地振動(dòng)信號(hào)轉(zhuǎn)換成電信號(hào)的機(jī)電轉(zhuǎn)換裝置,適用于高分辨率地震勘探。它們沿著陣列被植入地面,用于測(cè)量地震波從非連續(xù)面(如層面)反射回來(lái)的時(shí)間,如圖1所示。 圖1.地震源和檢波器陣列 要捕獲地震檢波器的小輸出信號(hào),必須構(gòu)建高靈敏度DAQ信號(hào)鏈以進(jìn)行數(shù)據(jù)分析??偩礁肼晳?yīng)為1.0 μV rms,有限的平坦低通帶寬范圍為300 Hz至400 Hz左右,同時(shí)
[模擬電子]
用于地震學(xué)和能源勘探應(yīng)用的低噪聲、<font color='red'>低功耗</font>DAQ解決方案
小廣播
最新嵌入式文章

 
EEWorld訂閱號(hào)

 
EEWorld服務(wù)號(hào)

 
汽車(chē)開(kāi)發(fā)圈

 
機(jī)器人開(kāi)發(fā)圈

電子工程世界版權(quán)所有 京B2-20211791 京ICP備10001474號(hào)-1 電信業(yè)務(wù)審批[2006]字第258號(hào)函 京公網(wǎng)安備 11010802033920號(hào) Copyright ? 2005-2025 EEWORLD.com.cn, Inc. All rights reserved