国产精品久久久久影院,成人午夜福利视频,国产精品久久久久高潮,国产精品 欧美 亚洲 制服,国产精品白浆无码流出

?英特爾展示互連微縮技術(shù)突破性進(jìn)展

發(fā)布者:EE小廣播最新更新時(shí)間:2024-12-08 來源: EEWORLD關(guān)鍵字:英特爾  互連  芯片  晶體管  封裝 手機(jī)看文章 掃描二維碼
隨時(shí)隨地手機(jī)看文章

在IEDM2024上,英特爾代工的技術(shù)研究團(tuán)隊(duì)展示了晶體管和封裝技術(shù)的開拓性進(jìn)展,有助于滿足未來AI算力需求。

 

IEDM 2024(2024年IEEE國際電子器件會(huì)議)上,英特爾代工展示了多項(xiàng)技術(shù)突破,助力推動(dòng)半導(dǎo)體行業(yè)在下一個(gè)十年及更長遠(yuǎn)的發(fā)展。具體而言,在新材料方面,減成法釕互連技術(shù)(subtractive Ruthenium)最高可將線間電容降低25%,有助于改善芯片內(nèi)互連。英特爾代工還率先匯報(bào)了一種用于先進(jìn)封裝的異構(gòu)集成解決方案,能夠?qū)⑼掏铝刻嵘哌_(dá)100倍,實(shí)現(xiàn)超快速的芯片間封裝(chip-to-chip assembly)。此外,為了進(jìn)一步推動(dòng)全環(huán)繞柵極(GAA)的微縮,英特爾代工展示了硅基RibbionFET CMOS (互補(bǔ)金屬氧化物半導(dǎo)體)技術(shù),以及用于微縮的2D場效應(yīng)晶體管(2D FETs)的柵氧化層(gate oxide)模塊,以提高設(shè)備性能。

 

隨著行業(yè)朝著到2030年在單個(gè)芯片上實(shí)現(xiàn)一萬億個(gè)晶體管的目標(biāo)前進(jìn),晶體管和互連微縮技術(shù)的突破以及未來的先進(jìn)封裝能力正變得非常關(guān)鍵,以滿足人們對(duì)能效更高、性能更強(qiáng)且成本效益更高的計(jì)算應(yīng)用(如AI)的需求。

 

我們還需要探索新型的材料,來增強(qiáng)英特爾代工的PowerVia背面供電技術(shù)在緩解互連瓶頸,實(shí)現(xiàn)晶體管的進(jìn)一步微縮中的作用。這對(duì)于持續(xù)推進(jìn)摩爾定律、推動(dòng)面向AI時(shí)代的半導(dǎo)體創(chuàng)新至關(guān)重要。

 

 image.png

 

英特爾代工已經(jīng)探索出數(shù)條路徑,以解決采用銅材料的晶體管在開發(fā)未來制程節(jié)點(diǎn)時(shí)可預(yù)見的互連微縮限制,改進(jìn)現(xiàn)有封裝技術(shù),并繼續(xù)為GAA及其它相關(guān)技術(shù)定義和規(guī)劃晶體管路線圖:

 

  • 減成法釕互連技術(shù):為了提升芯片性能,改善互連,英特爾代工展示了減成法釕互連技術(shù)。通過采用釕這一新型、關(guān)鍵、替代性的金屬化材料,利用薄膜電阻率(thin film resistivity)和空氣間隙(airgap),實(shí)現(xiàn)了在互連微縮方面的重大進(jìn)步。英特爾代工率先在研發(fā)測試設(shè)備上展示了一種可行、可量產(chǎn)、具有成本效益的減成法釕互連技術(shù),該工藝引入空氣間隙,無需通孔周圍昂貴的光刻空氣間隙區(qū)域(lithographic airgap exclusion zone),也可以避免使用選擇性蝕刻的自對(duì)準(zhǔn)通孔(self-aligned via)。在間距小于或等于 25 納米時(shí),采用減成法釕互連技術(shù)實(shí)現(xiàn)的空氣間隙使線間電容最高降低 25%,這表明減成法釕互連技術(shù)作為一種金屬化方案,在緊密間距層中替代銅鑲嵌工藝的優(yōu)勢。這一解決方案有望在英特爾代工的未來制程節(jié)點(diǎn)中得以應(yīng)用。


  • 選擇性層轉(zhuǎn)移(Selective Layer Transfer, SLT):為了在芯片封裝中將吞吐量提升高達(dá)100倍,進(jìn)而實(shí)現(xiàn)超快速的芯片間封裝,英特爾代工首次展示了選擇性層轉(zhuǎn)移技術(shù),這是一種異構(gòu)集成解決方案,能夠以更高的靈活性集成超薄芯粒,與傳統(tǒng)的芯片到晶圓鍵合(chip-to-wafer bonding)技術(shù)相比,選擇性層轉(zhuǎn)移讓芯片的尺寸能夠變得更小,縱橫比變得更高。這項(xiàng)技術(shù)還帶來了更高的功能密度,并可結(jié)合混合鍵合(hybrid bonding)或融合鍵合(fusion bonding)工藝,提供更靈活且成本效益更高的解決方案,封裝來自不同晶圓的芯粒。該解決方案為AI應(yīng)用提供了一種更高效、更靈活的架構(gòu)。


  • 硅基RibbonFET CMOS晶體管:為了將RibbonFET GAA晶體管的微縮推向更高水平,英特爾代工展示了柵極長度為6納米的硅基RibbonFET CMOS晶體管,在大幅縮短?hào)艠O長度和減少溝道厚度的同時(shí),在對(duì)短溝道效應(yīng)的抑制和性能上達(dá)到了業(yè)界領(lǐng)先水平。這一進(jìn)展為摩爾定律的關(guān)鍵基石之一——柵極長度的持續(xù)縮短——鋪平了道路。


  • 用于微縮的2D GAA晶體管的柵氧化層:為了在CFET(互補(bǔ)場效應(yīng)晶體管)之外進(jìn)一步加速GAA技術(shù)創(chuàng)新,英特爾代工展示了其在2D GAA NMOS(N 型金屬氧化物半導(dǎo)體)和PMOS(P 型金屬氧化物半導(dǎo)體)晶體管制造方面的研究,側(cè)重于柵氧化層模塊的研發(fā),將晶體管的柵極長度微縮到了30納米。該研究還報(bào)告了行業(yè)在2D TMD(過渡金屬二硫化物)半導(dǎo)體領(lǐng)域的研究進(jìn)展,此類材料未來有望在先進(jìn)晶體管工藝中成為硅的替代品。

 

在300毫米GaN(氮化鎵)技術(shù)方面,英特爾代工也在繼續(xù)推進(jìn)其開拓性的研究。GaN是一種新興的用于功率器件和射頻(RF)器件的材料,相較于硅,它的性能更強(qiáng),也能承受更高的電壓和溫度。在300毫米GaN-on-TRSOI(富陷阱絕緣體上硅)襯底(substrate)上,英特爾代工制造了業(yè)界領(lǐng)先的高性能微縮增強(qiáng)型GaN MOSHEMT(金屬氧化物半導(dǎo)體高電子遷移率晶體管)。GaN-on-TRSOI等工藝上較為先進(jìn)的襯底,可以通過減少信號(hào)損失,提高信號(hào)線性度和基于襯底背部處理的先進(jìn)集成方案,為功率器件和射頻器件等應(yīng)用帶來更強(qiáng)的性能。

 

此外,在IEDM 2024上,英特爾代工還分享了對(duì)先進(jìn)封裝和晶體管微縮技術(shù)未來發(fā)展的愿景,以滿足包括AI在內(nèi)的各類應(yīng)用需求,以下三個(gè)關(guān)鍵的創(chuàng)新著力點(diǎn)將有助于AI在未來十年朝著能效更高的方向發(fā)展:

 

  • 先進(jìn)內(nèi)存集成(memory integration),以消除容量、帶寬和延遲的瓶頸;

  • 用于優(yōu)化互連帶寬的混合鍵合;

  • 模塊化系統(tǒng)(modular system)及相應(yīng)的連接解決方案

 

同時(shí),英特爾代工還發(fā)出了行動(dòng)號(hào)召,開發(fā)關(guān)鍵性和突破性的創(chuàng)新,持續(xù)推進(jìn)晶體管微縮,推動(dòng)實(shí)現(xiàn)“萬億晶體管時(shí)代”。英特爾代工概述了對(duì)能夠在超低電壓(低于300毫伏)下運(yùn)行的晶體管的研發(fā),將如何有助于解決日益嚴(yán)重的熱瓶頸,并大幅改善功耗和散熱。


關(guān)鍵字:英特爾  互連  芯片  晶體管  封裝 引用地址:?英特爾展示互連微縮技術(shù)突破性進(jìn)展

上一篇:IP Your Way——您提供規(guī)格,然后SmartDV為您生成定制IP
下一篇:Nordic Thingy:91 X 簡化了蜂窩物聯(lián)網(wǎng)和 Wi-Fi 定位的原型開發(fā)過程

推薦閱讀最新更新時(shí)間:2025-07-04 16:00

英特爾繼續(xù)推進(jìn)摩爾定律,為在2030年打造出萬億晶體管芯片鋪平道路
在晶體管誕生75周年之際,英特爾在IEDM 2022上宣布將把封裝技術(shù)的密度再提升10倍,并使用厚度僅三個(gè)原子的新材料推進(jìn)晶體管微縮。 在IEDM 2022(2022 IEEE國際電子器件會(huì)議)上,英特爾發(fā)布了多項(xiàng)突破性研究成果,繼續(xù)探索技術(shù)創(chuàng)新,以在未來十年內(nèi)持續(xù)推進(jìn)摩爾定律,最終實(shí)現(xiàn)在單個(gè)封裝中集成一萬億個(gè)晶體管。 英特爾的研究人員展示了以下研究成果: 3D封裝技術(shù)的新進(jìn)展,可將密度再提升10倍;超越RibbonFET,用于2D晶體管微縮的新材料,包括僅三個(gè)原子厚的超薄材料;能效和存儲(chǔ)的新可能,以實(shí)現(xiàn)更高性能的計(jì)算;量子計(jì)算的新進(jìn)展。 英特爾技術(shù)開發(fā)事業(yè)部副總裁兼組件研究與設(shè)計(jì)總經(jīng)理Gary Patton 表示:“自人
[半導(dǎo)體設(shè)計(jì)/制造]
<font color='red'>英特爾</font>繼續(xù)推進(jìn)摩爾定律,為在2030年打造出萬億<font color='red'>晶體管</font><font color='red'>芯片</font>鋪平道路
英特爾加緊開發(fā)新芯片技術(shù) 縮小晶體管體積
  北京時(shí)間6月13日消息,據(jù)國外媒體報(bào)道,英特爾技術(shù)研發(fā)團(tuán)隊(duì)表示,通過三門(tri-gate)晶體管及其他系列新技術(shù),將有助于進(jìn)一步壓縮晶體管體積,進(jìn)而開發(fā)出下一代高處理能力芯片。   英特爾技術(shù)研發(fā)人員稱,憑借三門絕緣、高介電值雙電子(high-k gate dielectrics)、金屬電極及應(yīng)變硅(strained silicon)等新技術(shù),公司在進(jìn)一步壓縮晶體管體積的同時(shí),還可進(jìn)一步提高處理性能并防止電流泄漏。英特爾部件研發(fā)和技術(shù)部門主管兼制造部門副總裁邁克·梅伯里(Mike Mayberry)表示,隨著晶體管節(jié)點(diǎn)設(shè)備變得越來越小,上述新技術(shù)確實(shí)能解決諸多技術(shù)難題。若按照傳統(tǒng)方式,在晶體管體積縮小時(shí)將消耗更多電能,而且
[焦點(diǎn)新聞]
Silicon Labs最新通信芯片組結(jié)合語音和M2M互連功能
- 新一代Si24xx數(shù)據(jù) ISOmodem ?系列產(chǎn)品為安全系統(tǒng)、家居自動(dòng)化和POS終端機(jī)帶來高級(jí)語音特性 - 中國,北京 - 2011年8月4日 -高性能模擬與混合信號(hào)IC領(lǐng)導(dǎo)廠商Silicon Laboratories (芯科實(shí)驗(yàn)室有限公司, NASDAQ: SLAB)今日宣布其被廣泛采用的Si24xx ISOmodem 系列推出新產(chǎn)品,為各種數(shù)據(jù)調(diào)制解調(diào)器應(yīng)用提供先進(jìn)的語音功能、更低的功耗、更少的BOM成本和更靈活的接口選擇。創(chuàng)新的Si24xx數(shù)據(jù)調(diào)制解調(diào)器IC可滿足安全和家居自動(dòng)化系統(tǒng)、智能電表、機(jī)頂盒、銷售終端機(jī)(POS)以及其它連接到公共交換電話網(wǎng)絡(luò)(PSTN)的應(yīng)用對(duì)于語音和機(jī)器對(duì)機(jī)器(M2M)通信的需求。
[網(wǎng)絡(luò)通信]
Silicon Labs最新通信<font color='red'>芯片</font>組結(jié)合語音和M2M<font color='red'>互連</font>功能
intel規(guī)劃成都廠加入第8代酷睿處理器封裝測試
半導(dǎo)體大廠英特爾 (Intel) 在一個(gè)多月前已經(jīng)推出了桌上型版本的第 8 代 Coffee Lake 架構(gòu)酷睿處理器,性能號(hào)稱比上一代平均提升 30% 到 40%。不過,這樣的性能提升卻不是每個(gè)玩家都能享受的到。 因?yàn)椋袌錾掀毡槿必浀年P(guān)系,使得目前銷售的第 8 代酷睿處理器仍處于價(jià)格高昂的狀態(tài)。 所以,Intel 現(xiàn)在決定解決這個(gè)問題,就是讓中國的成都工廠加入到第 8 代酷睿處理器的封測流程之中,為的就是增加第 8 代酷睿處理器的產(chǎn)能,滿足市場上的需求。 根據(jù)國外媒體的報(bào)導(dǎo),在競爭對(duì)手 AMD 的 Ryzen 處理器嚴(yán)重威脅下,Intel 在 2017 年快馬加鞭,讓各條產(chǎn)品線的產(chǎn)品都紛紛大躍進(jìn),拋開過去紛絲心中 「擠牙膏」
[半導(dǎo)體設(shè)計(jì)/制造]
芯片上“長”出原子級(jí)薄晶體管,可大幅提高集成電路密度
研究人員拿著一塊8英寸的二硫化鉬薄膜的CMOS晶圓。右邊是研究人員開發(fā)的熔爐,使用不損害晶片的低溫工藝在晶片上“生長”一層二硫化鉬。圖片來源:麻省理工學(xué)院 美國麻省理工學(xué)院一個(gè)跨學(xué)科團(tuán)隊(duì)開發(fā)出一種低溫生長工藝,可直接在硅芯片上有效且高效地“生長”二維(2D)過渡金屬二硫化物(TMD)材料層,以實(shí)現(xiàn)更密集的集成。這項(xiàng)技術(shù)可能會(huì)讓芯片密度更高、功能更強(qiáng)大。相關(guān)論文發(fā)表在最新一期《自然·納米技術(shù)》雜志上。 這項(xiàng)技術(shù)繞過了之前與高溫和材料傳輸缺陷相關(guān)的問題,縮短了生長時(shí)間,并允許在較大的8英寸晶圓上形成均勻的層,這使其成為商業(yè)應(yīng)用的理想選擇。 新興的人工智能應(yīng)用,如產(chǎn)生人類語言的聊天機(jī)器人,需要更密集、更強(qiáng)大的計(jì)算機(jī)芯片。
[半導(dǎo)體設(shè)計(jì)/制造]
<font color='red'>芯片</font>上“長”出原子級(jí)薄<font color='red'>晶體管</font>,可大幅提高集成電路密度
英特爾前CEO:臺(tái)積電巨額投資難振興美國芯片制造
北京時(shí)間3月27日,據(jù)《金融時(shí)報(bào)》報(bào)道,英特爾前CEO帕特·基辛格(Pat Gelsinger)在接受采訪時(shí)表示,臺(tái)積電承諾在美國額外投資1000億美元建設(shè)先進(jìn)芯片制造工廠,這對(duì)于美國恢復(fù)其全球芯片制造領(lǐng)導(dǎo)地位的幫助不大。 基辛格指出,如果研發(fā)不在美國,美國就不會(huì)在半導(dǎo)體領(lǐng)域保持領(lǐng)先地位。“臺(tái)積電的所有研發(fā)工作都在中國臺(tái)灣地區(qū),他們也從未宣布要把研發(fā)遷往美國?!彼硎尽?臺(tái)積電表示,公司計(jì)劃在美國開展的唯一一項(xiàng)開發(fā)工作將是已投產(chǎn)的工藝技術(shù),其核心研發(fā)工作仍將留在中國臺(tái)灣地區(qū)。 “除非下一代晶體管技術(shù)的設(shè)計(jì)工作在美國進(jìn)行,否則美國就無法擁有領(lǐng)導(dǎo)地位。”基辛格稱。 盡管美國在芯片制造領(lǐng)域失去了尖端技術(shù)優(yōu)勢,但基辛格表示,美國仍在許多先
[半導(dǎo)體設(shè)計(jì)/制造]
英特爾已做好在2022下半年量產(chǎn)7nm“Intel 4”芯片的準(zhǔn)備
在上月的 IEEE VLSI Symposium 會(huì)議期間,英特爾聲稱其已做好了縮小半導(dǎo)體制程節(jié)點(diǎn)的準(zhǔn)備。而用上了 EUV 極紫外光刻的 Intel 4(7nm)工藝后,藍(lán)廠得以讓芯片在消耗相同或更少功率的情況下提升 20% 以上的性能、或在相同頻率下獲得大約 40% 的優(yōu)勢。 (via WCCFTech) 與英特爾之前的 Intel 7(10nm)ESF 技術(shù)節(jié)點(diǎn)相比,Intel 4(7nm)工藝不僅將晶體管密度提升了兩倍、還能夠達(dá)成更強(qiáng)勁的表現(xiàn)。 此前該公司在從 14nm 向 10nm 工藝轉(zhuǎn)進(jìn)的過程中消耗了相當(dāng)長的時(shí)間,但在拖延了數(shù)年之后,DigiTimes 稱其將進(jìn)一步加速。 報(bào)道指出,Intel 3 工
[半導(dǎo)體設(shè)計(jì)/制造]
<font color='red'>英特爾</font>已做好在2022下半年量產(chǎn)7nm“<font color='red'>Intel</font> 4”<font color='red'>芯片</font>的準(zhǔn)備
量子計(jì)算新突破,Intel 第二代Horse Ridge低溫量子控制芯片問市
在北京時(shí)間12月4日舉辦的英特爾研究院開放日活動(dòng)上,英特爾推出第二代低溫控制芯片Horse Ridge II,這標(biāo)志著英特爾在突破量子計(jì)算可擴(kuò)展性方面取得又一個(gè)里程碑??蓴U(kuò)展性是量子計(jì)算的最大難點(diǎn)之一。在2019年推出的第一代Horse Ridge控制器的創(chuàng)新基礎(chǔ)上,Horse Ridge II支持增強(qiáng)的功能和更高集成度,以實(shí)現(xiàn)對(duì)量子系統(tǒng)的有效控制。新功能包括操縱和讀取量子位狀態(tài)的能力,以及多個(gè)量子位糾纏所需的多個(gè)量子門的控制能力。 英特爾研究院組件研究事業(yè)部量子硬件總監(jiān)Jim Clarke表示:“憑借Horse Ridge II,英特爾繼續(xù)在量子低溫控制領(lǐng)域引領(lǐng)創(chuàng)新,發(fā)揮集成電路設(shè)計(jì)、研究院和技術(shù)開發(fā)團(tuán)隊(duì)跨學(xué)科的深厚專
[嵌入式]
量子計(jì)算新突破,<font color='red'>Intel</font> 第二代Horse Ridge低溫量子控制<font color='red'>芯片</font>問市
小廣播
最新網(wǎng)絡(luò)通信文章

 
EEWorld訂閱號(hào)

 
EEWorld服務(wù)號(hào)

 
汽車開發(fā)圈

 
機(jī)器人開發(fā)圈

電子工程世界版權(quán)所有 京ICP證060456號(hào) 京ICP備10001474號(hào)-1 電信業(yè)務(wù)審批[2006]字第258號(hào)函 京公網(wǎng)安備 11010802033920號(hào) Copyright ? 2005-2025 EEWORLD.com.cn, Inc. All rights reserved